福彩双色球历史开奖结果走势图表

  • <tr id='cdNW2r'><strong id='cdNW2r'></strong><small id='cdNW2r'></small><button id='cdNW2r'></button><li id='cdNW2r'><noscript id='cdNW2r'><big id='cdNW2r'></big><dt id='cdNW2r'></dt></noscript></li></tr><ol id='cdNW2r'><option id='cdNW2r'><table id='cdNW2r'><blockquote id='cdNW2r'><tbody id='cdNW2r'></tbody></blockquote></table></option></ol><u id='cdNW2r'></u><kbd id='cdNW2r'><kbd id='cdNW2r'></kbd></kbd>

    <code id='cdNW2r'><strong id='cdNW2r'></strong></code>

    <fieldset id='cdNW2r'></fieldset>
          <span id='cdNW2r'></span>

              <ins id='cdNW2r'></ins>
              <acronym id='cdNW2r'><em id='cdNW2r'></em><td id='cdNW2r'><div id='cdNW2r'></div></td></acronym><address id='cdNW2r'><big id='cdNW2r'><big id='cdNW2r'></big><legend id='cdNW2r'></legend></big></address>

              <i id='cdNW2r'><div id='cdNW2r'><ins id='cdNW2r'></ins></div></i>
              <i id='cdNW2r'></i>
            1. <dl id='cdNW2r'></dl>
              1. <blockquote id='cdNW2r'><q id='cdNW2r'><noscript id='cdNW2r'></noscript><dt id='cdNW2r'></dt></q></blockquote><noframes id='cdNW2r'><i id='cdNW2r'></i>
                English

                1553B總◥線控制器-1M

                OBT1553B-1M-IP核是依據1553B總線協議(1553A/BNotice2協議)和參考DDC-ACE系列芯片(主要是61580) 設計的IP核。OBT1553B-1M-IP核主要包括通信協議模塊A、通信協議模塊B、主機信號接口模塊、配置寄存器管理模塊、存儲器管理模塊、時鐘管理模塊和主控制器模塊。

                   產品描述


                1553
                通信協議模塊部分用差分曼徹斯特編碼實現時分命令響應式串行通訊,主要包括AB通道編碼器和解碼器;主機信號接口◎模塊實現OBT1553B-1M-IP核與處理器(CPU/DSP/MCU)的接口信號處理;配置寄存器模塊主要實現對OBT1553B-1M-IP核的模式、功能和狀態等的配置;存儲器管理模塊為處理器和OBT1553B-1M-IP核之間交互數據的管理方式,主要為4K*16BIT的雙口RAM; 時鐘管理與主控制模塊實現對輸入時鐘的管理和對OBT1553B-1M-IP核的基本通訊功能的實現與控制,是該IP核的中心控制單〓元能配置成BCRTBM三種類型的控制器。

                OBT1553B-1M-IP核主要應用在航空、航天測控網絡、工業控制等〓技術領域。

                   產品特性

                 

                1.      主要特征

                ?  通過硬件邏輯方式完全實現MIL-STD-1553B標準(國軍標GJB289A-97標準);

                ?  操作方式、寄存器設置以及存儲器布局等方面同BU-61580兼容;

                ?  支持的通訊類型包括:

                u  BC → RT

                u  RT → BC

                u  RT → RT

                u  Broadcast

                u  Mode code

                ?  能被配置為BCRTBM三種類型的控制器;

                ?  4K*16Bit 的集成DPRAM,根據需要可進行集成DPRAM的裁減;

                ?  與主機接口模式為同步的AMBA  APB2.0信號或通用的異步接口信號;

                ?  外部接口支持通用的1553B總線收發器:HI1567HI1573

                ?  AB雙冗余通道;

                ? BC性能:

                u  支持A/B區域;

                u  具有ξ 自動重發功能;

                u  可編程的消息間隔時間;

                u  幀自動重復發送;

                u  可編程的超時響應時間;

                ? RT性能:

                u  可編程的RT地址,子地址;

                u  支持單緩沖存儲器管理方式;

                u  支持循環緩沖存儲器管理方式↘;

                u  支持雙緩沖存儲器管理方式;

                u  可編程的非法命令表;

                u  可編程的方〓式代碼中斷表;

                u  可編程的子地址Ψ 忙表;

                ? BM性能:

                u  能夠實時偵聽總線上的數據流,可以將所有的數據流記錄下來,也可以有選擇地進行數據監聽;

                u  支持命令堆棧半滿、全滿溢出;

                u  支持數據堆棧半滿、全滿溢出;

                u  命令堆棧與數據堆棧獨立;

                u  對每條消息有相應的屬性標誌;

                 

                2.       結構框圖

                1?1 OBT1553B-1M-IP核結構〒框圖

                OBT1553B-1M-IP核結構框圖如圖1-1所示。


                3.      資源利用情況

                 

                Altera Cyclone III:

                 LE:             5,152

                Memory bits:    65,536

                Xilinx Virtex2:

                Slices  :  2,521

                     LUTs  :  3,566

                     Memory bits : 65,536 (Block RAMs: 4)

                Flip-Flops   :2,180

                Xilinx Virtex5:

                     Slices  :  1347

                     LUTs  :  3,161

                     Memory bits : 65,536(Block RAMs: 4)

                     Flip-Flops   :2,218

                Actel  ProASIC3:

                D-flip-flops(CORE)  :  10,328

                     Memory bits : 65,536(4608-Bit Block: 22) 

                 

                   產品列表

                 

                # 產品型號 產品描述 備註
                1 OBTIP-1553B-F ASIC版本固核(ASIC網表)  
                2 OBTIP-1553B-V FPGA版本固核(FPGA網表)  
                3 OBTIP-1553B-S 軟核(RTL源碼)  


                4Mb 8Mb 16Mb 32Mb

                • Part Number Configuration Voltage Clock Rate / Access time Package Temperature SCD#
                  暫無記錄
                • Part Number Configuration Voltage Clock Rate / Access time Package Temperature SCD#
                  暫無記錄
                • Part Number Configuration Voltage Clock Rate / Access time Package Temperature SCD#
                  暫無記錄
                • Part Number Configuration Voltage Clock Rate / Access time Package Temperature SCD#
                  暫無記錄

                官方微信
                公眾號

                衛星大數據
                微信公眾號

                TOP